鲲鹏社区首页
中文
注册
我要评分
文档获取效率
文档正确性
内容完整性
文档易理解
在线提单
论坛求助

BMC模组管脚定义

表1 管脚IO规范

符号

参数

最小值

典型值

最大值

单位

VDD

内核电源

0.855

0.9

0.945

V

DVDD18

1.8V IO电源

1.71

1.8

1.89

V

VSS

0

0

0

V

VIH@1.8V

高电平输入电压

1.17

-

1.98

V

VIL@1.8V

低电平输入电压

-0.3

-

0.63

V

VOH@1.8V

高电平输出电压

1.35

-

VDDIO

V

VOL@1.8V

低电平输出电压

0

-

0.45

V

RPU

上拉电阻

54

80

120

RPD

下拉电阻

55

95

176

IL

输入漏电流

-

-

±10

μA

IOZ

三态输出漏电流

-

-

±10

μA

IOL

低电平输出电流@VOL(max)00

7.4

12.2

17.4

mA

低电平输出电流@VOL(max)01

14.8

24.3

34.5

mA

表2 管脚I/O类型说明

I/O

说明

I

输入信号

O

输出信号

I/O

双向输入/输出信号

P

电源

G

表3 Serdes管脚定义

位置

管脚网络名

方向

电压

电平类型

描述

R3

PCIE0_REF_P

I

0.9V

CML

PCIE0 SerDes的参考时钟的P端

R4

PCIE0_REF_N

I

0.9V

CML

PCIE0 SerDes的参考时钟的N端

R5

PCIE1_REF_P

I

0.9V

CML

PCIE1 SerDes的参考时钟的P端

R6

PCIE1_REF_N

I

0.9V

CML

PCIE1 SerDes的参考时钟的N端

U4

PCIE0_RXIN

I

0.9V

CML

PCIE0 SerDes接收差分数据

T4

PCIE0_RXIP

I

0.9V

CML

PCIE0 SerDes接收差分数据

W3

PCIE0_TXON

O

0.9V

CML

PCIE0 SerDes发送差分数据

V3

PCIE0_TXOP

O

0.9V

CML

PCIE0 SerDes发送差分数据

U6

PCIE1_RXIN

I

0.9V

CML

PCIE1 SerDes接收差分数据

T6

PCIE1_RXIP

I

0.9V

CML

PCIE1 SerDes接收差分数据

W5

PCIE1_TXON

O

0.9V

CML

PCIE1 SerDes发送差分数据

V5

PCIE1_TXOP

O

0.9V

CML

PCIE1 SerDes发送差分数据

U12

GMAC0_RXIN

I

0.9V

CML

GMAC0 SerDes接收差分数据

T12

GMAC0_RXIP

I

0.9V

CML

GMAC0 SerDes 接收差分数据

W11

GMAC0_TXON

O

0.9V

CML

GMAC0 SerDes 发送差分数据

V11

GMAC0_TXOP

O

0.9V

CML

GMAC0 SerDes 发送差分数据

U14

GMAC1_RXIN

I

0.9V

CML

GMAC1 SerDes接收差分数据

T14

GMAC1_RXIP

I

0.9V

CML

GMAC1 SerDes 接收差分数据

W13

GMAC1_TXON

O

0.9V

CML

GMAC1 SerDes 发送差分数据

V13

GMAC1_TXOP

O

0.9V

CML

GMAC1 SerDes 发送差分数据

U20

USB3_RX_N

I

0.9V

CML

USB3 SerDes接收差分数据

T20

USB3_RX_P

I

0.9V

CML

USB3 SerDes 接收差分数据

W19

USB3_TX_N

O

0.9V

CML

USB3 SerDes 发送差分数据

V19

USB3_TX_P

O

0.9V

CML

USB3 SerDes 发送差分数据

表4 USB管脚定义

位置

管脚网络名

方向

电压

电平类型

描述

W27

USB2_0_DN

I/O

3.3V

USB

USB2_0的数据线P端

V27

USB2_0_DP

I/O

3.3V

USB

USB2_0的数据线N端

U26

USB2_1_DN

I/O

3.3V

USB

USB2_1的数据线P端

T26

USB2_1_DP

I/O

3.3V

USB

USB2_1的数据线N端

W25

USB2_2_DN

I/O

3.3V

USB

USB2_2的数据线P端

V25

USB2_2_DP

I/O

3.3V

USB

USB2_2的数据线N端

W23

USB3_0_DN

I/O

3.3V

USB

USB3 的数据线P端

V23

USB3_0_DP

I/O

3.3V

USB

USB3的数据线N端

R21

VBUS0

I

5V

LVCMOS

VBUS0供电指示,作为Device模式时,必须提供

R23

VBUS1

I

5V

LVCMOS

VBUS1供电指示,作为Device模式时,必须提供

R24

VBUS2

I

5V

LVCMOS

VBUS2供电指示,作为Device模式时,必须提供

R20

VBUS3

I

5V

LVCMOS

VBUS3供电指示,作为Device模式时,必须提供

表5 VGA管脚定义

位置

管脚网络名

方向

电压

电平类型

描述

C1

VGA_R_P

O

/

/

VGA红色模拟输出信号

C2

VGA_G_P

O

/

/

VGA绿色模拟输出信号

D2

VGA_B_P

O

/

/

VGA蓝色模拟输出信号

E4

VGA_HYNC

O

3.3V

LVCMOS

VGA行同步信号

E3

VGA_VYNC

O

3.3V

LVCMOS

VGA场同步信号

E2

VGA_SCL

O

3.3V

LVCMOS

VGA的I2C时钟信号

E1

VGA_SDA

I/O

3.3V

LVCMOS

VGA的I2C数据信号

表6 ADC管脚定义

位置

管脚网络名

方向

电压

电平类型

描述

N2

ADCVIN0

I

/

/

ADC 通道 0 电压模拟信号输入

M2

ADCVIN1

I

/

/

ADC 通道 1 电压模拟信号输入

P1

ADCVIN2

I

/

/

ADC 通道 2 电压模拟信号输入

N5

ADCVIN3

I

/

/

ADC 通道 3 电压模拟信号输入

R1

ADCVIN4

I

/

/

ADC 通道 4 电压模拟信号输入

N4

ADCVIN5

I

/

/

ADC 通道 5 电压模拟信号输入

M4

ADCVIN6

I

/

/

ADC 通道 6 电压模拟信号输入

M1

ADCVIN7

I

/

/

ADC 通道 7 电压模拟信号输入

T1

ADCVIN8

I

/

/

ADC 通道 8 电压模拟信号输入

P2

ADCVIN9

I

/

/

ADC 通道 9 电压模拟信号输入

P3

ADCVIN10

I

/

/

ADC 通道 10 电压模拟信号输入

M3

ADCVIN11

I

/

/

ADC 通道 11 电压模拟信号输入

U1

ADCVIN12

I

/

/

ADC 通道 12 电压模拟信号输入

T2

ADCVIN13

I

/

/

ADC 通道 13 电压模拟信号输入

P4

ADCVIN14

I

/

/

ADC 通道 14 电压模拟信号输入

U2

ADCVIN15

I

/

/

ADC 通道 15 电压模拟信号输入

表7 SFC管脚定义

位置

管脚网络名

方向

电压

电平类型

描述

A14

SFC0_CK

O

3.3V

LVCMOS

SFC0 FLASH接口时钟

A17

SFC0_CSN0

O

3.3V

LVCMOS

SFC0 Flash片选信号0,低有效

B17

SFC0_CSN1

O

3.3V

LVCMOS

SFC0 Flash片选信号1,低有效

B16

SFC0_HLD

I/O

3.3V

LVCMOS

SFC0 Flash的holdio3口,四线模式做双向数据线

A16

SFC0_SIO

I/O

3.3V

LVCMOS

SFC0 Flash的sio口数据线,一线模式做输出。四线模式做双向数据线

A15

SFC0_SOI

I/O

3.3V

LVCMOS

SFC0 Flash的soi口数据线,一线模式做输入。四线模式做双向数据线

B15

SFC0_WP

I/O

3.3V

LVCMOS

SFC0 Flash的wpio2口,提供写保护功能,四线模式做双向数据线

表8 MDIO管脚定义

位置

管脚网络名

方向

电压

电平类型

描述

E22

MDIO_CLK

O

3.3V

LVCMOS

MDIO时钟

E21

MDIO_DAT

I/O

3.3V

LVCMOS

MDIO数据

表9 RMII管脚定义

位置

管脚网络名

方向

电压

电平类型

描述

C27

RMII0_CLK

I/O

3.3V

LVCMOS

RMII0参考时钟可配置输入和输出50MHz

A26

RMII0_RXD0

I

3.3V

LVCMOS

RMII0接口接收数据线

B26

RMII0_RXD1

I

3.3V

LVCMOS

RMII0接口接收数据线

E24

RMII0_RXDV

I

3.3V

LVCMOS

RMII0接口载波监听信号

A27

RMII0_TXD0

O

3.3V

LVCMOS

RMII0接口发送数据线

B27

RMII0_TXD1

O

3.3V

LVCMOS

RMII0接口发送数据线

D25

RMII0_TXEN

O

3.3V

LVCMOS

RMII0接口发送使能

C26

RMII1_CLK

I/O

3.3V

LVCMOS

RMII1参考时钟可配置输入和输出50MHz

A24

RMII1_RXD0

I

3.3V

LVCMOS

RMII1接口接收数据线

B24

RMII1_RXD1

I

3.3V

LVCMOS

RMII1接口接收数据线

E23

RMII1_RXDV

I

3.3V

LVCMOS

RMII1接口载波监听信号

A25

RMII1_TXD0

O

3.3V

LVCMOS

RMII1接口发送数据线

B25

RMII1_TXD1

O

3.3V

LVCMOS

RMII1接口发送数据线

D24

RMII1_TXEN

O

3.3V

LVCMOS

RMII1接口发送使能信号

表10 JTAG管脚定义

位置

管脚网络名

方向

电压

电平类型

描述

B11

TCK0_S

I/O

3.3V

LVCMOS

JTAG0的TCK信号

A9

TDI0_S

I/O

3.3V

LVCMOS

JTAG0的TDO信号

A10

TDO0_S

I/O

3.3V

LVCMOS

JTAG0的TDI信号

A11

TMS0_S

I/O

3.3V

LVCMOS

JTAG0的TMS信号

B10

TRSTN0_S

I/O

3.3V

LVCMOS

JTAG0的TRSTN信号

表11 PECI管脚定义

位置

管脚网络名

方向

电压

电平类型

描述

N26

PECI

I/O

/

LVCMOS

PECI数据输入输出信号,x86 only

M25

PECIRX

I

3.3V

LVCMOS

PECI数据输出信号

N25

PECITX

O

3.3V

LVCMOS

PECI数据输入信号

表12 LPC管脚定义

位置

管脚网络名

方向

电压

电平类型

描述

R28

LPCS_LFRAME_N

I

1.8V

LVCMOS

LPC Slave帧起始信号

R27

LPCS_CLK_IN

I

1.8V

LVCMOS

LPC Slave时钟信号

R29

LPCS_LAD_0

I/O

1.8V

LVCMOS

LPC Slave AD0数据信号

T29

LPCS_LAD_1

I/O

1.8V

LVCMOS

LPC Slave AD1数据信号

T28

LPCS_LAD_2

I/O

1.8V

LVCMOS

LPC Slave AD2数据信号

U29

LPCS_LAD_3

I/O

1.8V

LVCMOS

LPC Slave AD3数据信号

U28

LPCS_IRQ

I/O

1.8V

LVCMOS

LPC Slave串行中断信号

P28

LPCS_RST_IN_N

I

1.8V

LVCMOS

LPC Slave复位信号

如果LPC接口不与BMC对接,而和其他器件对接实现私有协议通信时,需要有误码校验。

表13 SEC_GPIO管脚定义

位置

管脚网络名

方向

电压

电平类型

描述

E6

SEC_GPIO0

I/O

3.3V

LVCMOS

安全GPIO

E7

SEC_GPIO1

I/O

3.3V

LVCMOS

安全GPIO

表14 系统控制管脚定义

位置

管脚网络名

方向

电压

电平类型

描述

R25

PORN

I

1.8V

LVCMOS

芯片上电复位输入,复位全芯片所有的逻辑;低电平有效。

R26

RSTN

I

1.8V

LVCMOS

BMC域复位输入,复位BMC域的逻辑及寄存器,低电平有效。

F5

CHIP_ACTIVE

O

3.3V

LVCMOS

芯片状态指示,系统正常运行时输出方波(默认1Hz),watchdog出现挂死则输出高电平。

F4

BMC_UNSE_RST0_N

O

3.3V

LVCMOS

芯片BMC非安全域复位输出信号,低有效,当BMC非安全域复位时输出该信号。

P25

PCIE0_RSTN_INT

I

1.8V

LVCMOS

PCIE0接口复位输入,低电平有效,复位PCIe0、GPU等逻辑。

P26

PCIE1_RSTN_INT

I

1.8V

LVCMOS

PCIE1接口复位输入,低电平有效,复位PCIe0、GPU等逻辑。

G4

TESTMODE0

I/O

3.3V

LVCMOS

测试模式

G5

TESTMODE1

I/O

3.3V

LVCMOS

测试模式

J5

BMC_PG

O

1.0V

P

电源PG信号

表15 其他低速管脚定义

位置

管脚网络名

方向

电压

电平类型

描述

F2

CUT_SCR

I

3.3V

LVCMOS

截屏管脚

GPIO78

I/O

3.3V

LVCMOS

GPIO78

F3

INT0

I

3.3V

LVCMOS

外部中断

GPIO64

I/O

3.3V

LVCMOS

GPIO78

D15

RTC_CLK

I

3.3V

LVCMOS

RTC_CLK

GPIO112

I/O

3.3V

LVCMOS

GPIO112

E26

LB_ADDR0

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO5

I/O

3.3V

LVCMOS

GPIO5

F26

LB_ADDR1

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO6

I/O

3.3V

LVCMOS

GPIO6

H27

LB_ADDR10

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO24

I/O

3.3V

LVCMOS

GPIO24

H28

LB_ADDR11

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO25

I/O

3.3V

LVCMOS

GPIO25

G29

LB_ADDR12

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO26

I/O

3.3V

LVCMOS

GPIO26

J28

LB_ADDR13

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO27

I/O

3.3V

LVCMOS

GPIO27

J29

LB_ADDR14

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO28

I/O

3.3V

LVCMOS

GPIO28

URXD5

I

3.3V

LVCMOS

UART5 RX 接收数据信号

J25

LB_ADDR15

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO29

I/O

3.3V

LVCMOS

GPIO29

UTXD5

O

3.3V

LVCMOS

UART5 TX 发送数据信号

J26

LB_ADDR16

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO30

I/O

3.3V

LVCMOS

GPIO30

H25

LB_ADDR17

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO31

I/O

3.3V

LVCMOS

GPIO31

J27

LB_ADDR18

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO32

I/O

3.3V

LVCMOS

GPIO32

URXD1

I

3.3V

LVCMOS

UART1 RX 接收数据信号

K25

LB_ADDR19

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO33

I/O

3.3V

LVCMOS

GPIO33

UTXD1

O

3.3V

LVCMOS

UART1 TX 发送数据信号

F25

LB_ADDR2

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO7

I/O

3.3V

LVCMOS

GPIO7

K29

LB_ADDR20

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO47

I/O

3.3V

LVCMOS

GPIO47

SDA8

I/O

3.3V

LVCMOS

I2C8 数据,是OD门

K26

LB_ADDR21

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO48

I/O

3.3V

LVCMOS

GPIO48

SCL9

I/O

3.3V

LVCMOS

I2C9 时钟,是OD门

K28

LB_ADDR22

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO49

I/O

3.3V

LVCMOS

GPIO49

SDA9

I/O

3.3V

LVCMOS

I2C9 数据,是OD门

L29

LB_ADDR23

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO50

I/O

3.3V

LVCMOS

GPIO50

L28

LB_ADDR24

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO51

I/O

3.3V

LVCMOS

GPIO51

M28

LB_ADDR25

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO52

I/O

3.3V

LVCMOS

GPIO52

SCL11

I/O

3.3V

LVCMOS

I2C11 时钟,是OD门

N29

LB_ADDR26

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO53

I/O

3.3V

LVCMOS

GPIO53

SDA11

I/O

3.3V

LVCMOS

I2C11 数据,是OD门

E27

LB_ADDR3

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO8

I/O

3.3V

LVCMOS

GPIO8

F28

LB_ADDR4

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO9

I/O

3.3V

LVCMOS

GPIO9

G27

LB_ADDR5

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO10

I/O

3.3V

LVCMOS

GPIO10

G26

LB_ADDR6

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO11

I/O

3.3V

LVCMOS

GPIO11

G25

LB_ADDR7

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO12

I/O

3.3V

LVCMOS

GPIO12

G28

LB_ADDR8

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO13

I/O

3.3V

LVCMOS

GPIO13

F29

LB_ADDR9

I/O

3.3V

LVCMOS

LocalBus控制器双向数据总线,地址总线。数据线和地址线复用

GPIO14

I/O

3.3V

LVCMOS

GPIO14

D27

LB_ALE

I/O

3.3V

LVCMOS

LocalBus控制器输出的地址锁存信号,为高时地址有效,为低时数据有效

GPIO0

I/O

3.3V

LVCMOS

GPIO0

E28

LB_CS0N

I/O

3.3V

LVCMOS

LocalBus控制器输出的CS0片选信号,低电平有效

GPIO1

I/O

3.3V

LVCMOS

GPIO1

D26

LB_CS1N

I/O

3.3V

LVCMOS

LocalBus控制器输出的CS1片选信号,低电平有效

GPIO2

I/O

3.3V

LVCMOS

GPIO2

N27

LB_CS2N

I/O

3.3V

LVCMOS

LocalBus控制器输出的CS2片选信号,低电平有效

GPIO55

I/O

3.3V

LVCMOS

GPIO55

L27

LB_CS3N

I/O

3.3V

LVCMOS

LocalBus控制器输出的CS3片选信号,低电平有效

GPIO46

I/O

3.3V

LVCMOS

GPIO46

SCL8

I/O

3.3V

LVCMOS

I2C8时钟,是OD门

M27

LB_LBCTL

I/O

3.3V

LVCMOS

Moto模式的读写合一信号,默认高写低读。可配置为高读低写

GPIO54

I/O

3.3V

LVCMOS

GPIO54

D28

LB_OEN

I/O

3.3V

LVCMOS

Intel模式的读使能信号,低电平有效

GPIO4

I/O

3.3V

LVCMOS

GPIO4

N28

LB_READY

I/O

3.3V

LVCMOS

外部输入LocalBus控制器的异步等待信号。默认高电平指示传输就绪,高低可配

GPIO56

I/O

3.3V

LVCMOS

GPIO56

E29

LB_WEN

I/O

3.3V

LVCMOS

Intel模式的写使能信号,低电平有效

GPIO3

I/O

3.3V

LVCMOS

GPIO3

B18

SFC1_CK

O

3.3V

LVCMOS

SFC1 FLASH接口时钟

SPI1_CK

O

3.3V

LVCMOS

SPI1接口时钟

B19

SFC1_CSN0

O

3.3V

LVCMOS

SFC1 Flash片选信号0,低有效

GPIO76

I/O

3.3V

LVCMOS

GPIO76

C19

SFC1_CSN1

O

3.3V

LVCMOS

SFC1 Flash片选信号1,低有效

GPIO77

I/O

3.3V

LVCMOS

GPIO7

C18

SFC1_HLD

I/O

3.3V

LVCMOS

SFC1 Flash的holdio3口,四线模式做双向数据线

SPI1_DI

I

3.3V

LVCMOS

SPI1接口输入数据

GPIO75

I/O

3.3V

LVCMOS

GPIO75

C16

SFC1_SIO

I/O

3.3V

LVCMOS

SFC1 Flash的sio口数据线,一线模式做输出。四线模式做双向数据线

SPI1_CS0

O

3.3V

LVCMOS

SPI1接口片选0

GPIO72

I/O

3.3V

LVCMOS

GPIO72

C15

SFC1_SOI

I/O

3.3V

LVCMOS

SFC1 Flash的soi口数据线,一线模式做输入。四线模式做双向数据线

SPI1_CS1

O

3.3V

LVCMOS

SPI1接口片选1

GPIO73

I/O

3.3V

LVCMOS

GPIO73

C17

SFC1_WP

I/O

3.3V

LVCMOS

SFC1 Flash的wpio2口,提供写保护功能,四线模式做双向数据线

SPI1_DO

I/O

3.3V

LVCMOS

SPI1接口输出数据。

GPIO74

I/O

3.3V

LVCMOS

GPIO74

E11

SCL0

I/O

3.3V

LVCMOS

I2C0时钟,是OD门

GPIO80

I/O

3.3V

LVCMOS

GPIO80

IPMB0_SCL

I/O

3.3V

LVCMOS

IPMB0的时钟信号,OD门。

C14

SCL1

I/O

3.3V

LVCMOS

I2C1时钟,是OD门

GPIO82

I/O

3.3V

LVCMOS

GPIO82

IPMB1_SCL

I/O

3.3V

LVCMOS

IPMB1的时钟信号,OD门。

C12

SCL2

I/O

3.3V

LVCMOS

I2C2时钟,是OD门

GPIO84

I/O

3.3V

LVCMOS

GPIO84

IPMB2_SCL

I/O

3.3V

LVCMOS

IPMB2的时钟信号,OD门。

B12

SCL3

I/O

3.3V

LVCMOS

I2C3时钟,是OD门

GPIO86

I/O

3.3V

LVCMOS

GPIO86

IPMB3_SCL

I/O

3.3V

LVCMOS

IPMB3的时钟信号,OD门

D13

SCL4

I/O

3.3V

LVCMOS

I2C4时钟,是OD门

GPIO88

I/O

3.3V

LVCMOS

GPIO88

B13

SCL5

I/O

3.3V

LVCMOS

I2C5时钟,是OD门

GPIO90

I/O

3.3V

LVCMOS

GPIO90

E9

SCL6

I/O

3.3V

LVCMOS

I2C6时钟,是OD门

GPIO92

I/O

3.3V

LVCMOS

GPIO92

D11

SCL7

I/O

3.3V

LVCMOS

I2C7时钟,是OD门

GPIO94

I/O

3.3V

LVCMOS

GPIO94

E10

SDA0

I/O

3.3V

LVCMOS

I2C0数据,是OD门

GPIO79

I/O

3.3V

LVCMOS

GPIO79

IPMB0_SDA

I/O

3.3V

LVCMOS

IPMB0 数据信号,OD门

C13

SDA1

I/O

3.3V

LVCMOS

I2C1数据,是OD门

GPIO81

I/O

3.3V

LVCMOS

GPIO81

IPMB1_SDA

I/O

3.3V

LVCMOS

IPMB1 数据信号,OD门。

C11

SDA2

I/O

3.3V

LVCMOS

I2C2数据,是OD门

GPIO83

I/O

3.3V

LVCMOS

GPIO83

IPMB2_SDA

I/O

3.3V

LVCMOS

IPMB2 数据信号,OD门。

A12

SDA3

I/O

3.3V

LVCMOS

I2C3数据,是OD门

GPIO85

I/O

3.3V

LVCMOS

GPIO85

IPMB3_SDA

I/O

3.3V

LVCMOS

IPMB3 数据信号,OD门

D12

SDA4

I/O

3.3V

LVCMOS

I2C4数据,是OD门

GPIO87

I/O

3.3V

LVCMOS

GPIO87

A13

SDA5

I/O

3.3V

LVCMOS

I2C5数据,是OD门

GPIO89

I/O

3.3V

LVCMOS

GPIO89

E8

SDA6

I/O

3.3V

LVCMOS

I2C6数据,是OD门

GPIO91

I/O

3.3V

LVCMOS

GPIO91

D10

SDA7

I/O

3.3V

LVCMOS

I2C7数据,是OD门

GPIO93

I/O

3.3V

LVCMOS

GPIO93

E19

URXD2

I/O

3.3V

LVCMOS

串口2数据接收

INT2

I

3.3V

LVCMOS

片外中断输入2

GPIO95

I/O

3.3V

LVCMOS

GPIO95

D21

URXD3

I/O

3.3V

LVCMOS

串口3数据接收

INT4

I

3.3V

LVCMOS

片外中断输入4

GPIO97

I/O

3.3V

LVCMOS

GPIO97

C21

URXD4

I/O

3.3V

LVCMOS

串口4数据接收

INT6

I

3.3V

LVCMOS

片外中断输入6

GPIO99

I/O

3.3V

LVCMOS

GPIO99

E20

UTXD2

I/O

3.3V

LVCMOS

串口2数据发送

INT3

I

3.3V

LVCMOS

片外中断输入3

GPIO96

I/O

3.3V

LVCMOS

GPIO96

D22

UTXD3

I/O

3.3V

LVCMOS

串口3数据发送

INT5

I

3.3V

LVCMOS

片外中断输入5

GPIO98

I/O

3.3V

LVCMOS

GPIO98

C22

UTXD4

I/O

3.3V

LVCMOS

串口4数据发送

INT7

I

3.3V

LVCMOS

片外中断输入7

GPIO100

I/O

3.3V

LVCMOS

GPIO100

E17

PF_11

I/O

3.3V

LVCMOS

PWM信号输出,FAN信号输入,通道11

GPIO103

I/O

3.3V

LVCMOS

GPIO103

E16

PF_12

I/O

3.3V

LVCMOS

PWM信号输出,FAN信号输入,通道12

GPIO104

I/O

3.3V

LVCMOS

GPIO104

E15

PF_13

I/O

3.3V

LVCMOS

PWM信号输出,FAN信号输入,通道13

GPIO105

I/O

3.3V

LVCMOS

GPIO105

E14

PF_14

I/O

3.3V

LVCMOS

PWM信号输出,FAN信号输入,通道14

GPIO106

I/O

3.3V

LVCMOS

GPIO106

E13

PF_15

I/O

3.3V

LVCMOS

PWM信号输出,FAN信号输入,通道15

GPIO107

I/O

3.3V

LVCMOS

GPIO107

D19

PF_16

I/O

3.3V

LVCMOS

PWM信号输出,FAN信号输入,通道16

GPIO108

I/O

3.3V

LVCMOS

GPIO108

D18

PF_17

I/O

3.3V

LVCMOS

PWM信号输出,FAN信号输入,通道17

GPIO109

I/O

3.3V

LVCMOS

GPIO109

D17

PF_18

I/O

3.3V

LVCMOS

PWM信号输出,FAN信号输入,通道18

GPIO110

I/O

3.3V

LVCMOS

GPIO110

D16

PF_19

I/O

3.3V

LVCMOS

PWM信号输出,FAN信号输入,通道19

GPIO111

I/O

3.3V

LVCMOS

GPIO111

B23

SD_CD

I

3.3V

LVCMOS

SD卡检测信号

GPIO115

I/O

3.3V

LVCMOS

GPIO115

A19

SD_CLK

O

3.3V

LVCMOS

SD卡输出接口时钟信号

GPIO113

I/O

3.3V

LVCMOS

GPIO113

A20

SD_CMD

I/O

3.3V

LVCMOS

SD卡命令信号

GPIO116

I/O

3.3V

LVCMOS

GPIO116

A21

SD_DAT0

I/O

3.3V

LVCMOS

SD 卡数据信号0

GPIO117

I/O

3.3V

LVCMOS

GPIO117

B21

SD_DAT1

I/O

3.3V

LVCMOS

SD 卡数据信号1

GPIO118

I/O

3.3V

LVCMOS

GPIO118

A22

SD_DAT2

I/O

3.3V

LVCMOS

SD 卡数据信号2

GPIO119

I/O

3.3V

LVCMOS

GPIO119

B22

SD_DAT3

I/O

3.3V

LVCMOS

SD 卡数据信号3

GPIO120

I/O

3.3V

LVCMOS

GPIO120

C23

SD_POWEREN

O

3.3V

LVCMOS

SD卡电源使能控制信号

GPIO114

I/O

3.3V

LVCMOS

GPIO114

C24

SD_WP

I

3.3V

LVCMOS

SD卡写保护检测信号

GPIO121

I/O

3.3V

LVCMOS

GPIO121

表16 BMC模组电源管脚定义

位置

信号名称

类型

电压(V)

描述

K1,K2,L1,L2

VSTBY3V3

P

3.3

3.3V STBY电源输入

K4,L4

DVDD33

P

3.3

仅用于STARP和Board_cfg_info

K5,L5

DVDD18

P

1.8

仅用于PORN和RSTN复位

H14,H16,J14,J16,K14,K16,L14,L16,M14,M16

DVDD10

P

1.0

用于预留背部电容

H12,H18,J12,J18,K12,K18,L12,L18,M12,M18

DVDD09

P

0.9

用于预留背部电容

A4,A6,A8,A18,A23,B4,B6,B8,B14,B20,C3,C5,C7,C10,C20,C25,D1,D3,D5,D7,D14,D20,D23,D29,E5,E12,E18,E25,F1,F27,G3,H13,H15,H17,H19,H26,H29,J1,J2,J4,J11,J13,J15,J17,J19,K3,K11,K13,K15,K17,K19,K27,L3,L11,L13,L15,L17,L19,M5,M11,M13,M15,M17,M19,M26,M29,N1,N3,P5,P27,P29,R2,R7,R12,R17,R22,T3,T5,T7,T9,T11,T13,T15,T17,T19,T21,T23,T25,T27,U3,U5,U7,U9,U11,U13,U15,U17,U19,U21,U23,U25,U27,V4,V6,V8,V10,V12,V14,V16,V18,V20,V22,V24,V26,W4,W6,W8,W10,W12,W14,W16,W18,W20,W22,W24,W26,Y1,Y2,Y3,Y4

VSS

G

0

电源地