鲲鹏社区首页
中文
注册
我要评分
文档获取效率
文档正确性
内容完整性
文档易理解
在线提单
论坛求助

单板设计建议

JTAG接口时序请参考《BMC模组规格书》。

TCK0_S和TRSTN0_S需要下拉,TDI0_S和TMS0_S需要上拉。其中BMC的JTAG连接至SW模拟开关可以选择切换JTAG座子烧录或BMC模组在线烧录。升级载板CPLD的电路设计参考如下图。

图1 JTAG接口电路设计参考图

载板的CPLD从BMC模组接收一路JTAG升级信号,升级载板CPLD。

载板的CPLD从BMC接收一路LocalBus信号,内部传输JTAG升级信号,通过载板的CPLD GPIO模拟JTAG信号去升级KP920模组的CPLD。

同时可预留JTAG座子用于烧录器直接烧录模组或载板CPLD,通过模拟开关来切换。