SPI时序参数
图1 SPI接口时序图


参数 |
符号 |
最小值 |
典型值 |
最大值 |
单位 |
---|---|---|---|---|---|
SPI_CLK时钟周期 |
Tclk |
- |
50 |
- |
ns |
SPI_CLK高电平宽度 |
t1 |
0.45*Tclk |
- |
0.55*Tck |
ns |
SPI_CS_N下降沿到SPI_CLK上升沿的建立时间 |
t2 |
15 |
- |
- |
ns |
SPI_CLK下降沿到SPI_CS_N上升沿到的保持时间 |
t3 |
10 |
- |
- |
ns |
SPI_CLK下降沿到SPI_TXD发送数据有效的延时 |
t4 |
-19 |
- |
19 |
ns |
SPI_RXD有效到SPI_CLK上升沿的建立时间 |
t5 |
8 |
- |
- |
ns |
SPI_CLK上升沿到SPI_RXD无效的保持时间 |
t6 |
0 |
- |
- |
ns |
父主题: 接口时序