模组关键器件
CPU
KP920处理器为面向ICT领域的ARM 64bit指令集多核处理器芯片。
KP920处理器提供强大的计算能力,集成自研的具有完全知识产权的ARM V8架构TaishanV110 CPU Core,最多支持32Core,支持多达4组72 bits(含ECC)、数据率最高2933MT/s的DDR4接口,全面提升芯片的计算能力和一致性总线性能。
硬件支持cache一致性,可通过片间cache一致性接口Hydra扩展为2 Sockets应用,系统核数最多支持到64Core,形成性能超强的板级CC-NUMA计算节点。支持CPU Core虚拟化、内存虚拟化、中断虚拟化、IO虚拟化等多项虚拟化技术,使得系统的资源共享更加灵活、系统的迁移过程变得相对简单。
KP920处理器同样具有丰富且强大的IO能力:
- 芯片集成以太控制器,用于提供网络通信功能。
- 提供SAS控制器,用于扩展存储介质。
- 集成PCIe控制器,用于扩展用户特性化功能,并可被用于不同CPU之间连接。
芯片集成安全算法引擎、压缩解压缩引擎、存储算法引擎等加速引擎进行业务加速。
CPLD(EF3L90CG400B)
CPLD逻辑规模为9280 LUTs,最大用户IO数量336。包含多列嵌入式存储器模块(ERAM),存储器模块规模为9K,支持快速数据访问。
每一个存储模块可独立配置为1-18 位宽的单口或双口应用。
输入输出缓冲器(I/O Buffer)支持单端和双端的多种电平标准。
BANK0/2 的I/O 支持TRUELVDS 发送。内部嵌有2 个多功能PLL 模块,位于器件的左上角和右上角,有专用的时钟线连接到PLL输入。
PLL 具有对时钟分频/倍频/移相等功能。
图1 EF3L90器件简化框图

