单板设计建议
图1 RMII接口电路设计参考图


图中RMII接口只有RMII0,RMII1接口与RMII0接口电路设计相同,电路设计时需要注意以下几点:
- 所有信号、时钟在扩展板上件下拉100k。
- RMII接口的时钟既支持由片外提供,也支持由片内提供。
- RMII接口使用模组内提供时钟时,输出50MHz时钟送到PHY。
- 注意模组端的RMIIx_RXDV(x为0或1)在对端连接的管脚名称为CRS_DV。
- 所有信号参考《NCSI Specification Rev1.0》规范设计。根据仿真结果确认是否添加源端和终端匹配电阻。
- 等长要求保持和CLK为target等长±5mil。
父主题: RMII接口