低速及单端信号要求
序号  | 
规则/建议  | 
1  | 
如无特殊设计,模组低速及单端信号阻抗按照50 ohm +/- 15%控制。VGA的输出信号采用单端输出,匹配电阻放源端阻抗控制75Ω,放负载端阻抗控制37.5Ω。  | 
2  | 
建议采用带状线或微带线布线,双面参考GND平面。  | 
3  | 
走线尽量避开各种开关电源以及12V过孔。  | 
4  | 
涉及等长的低速总线,如NCSI、LPC、SFC/SPI,具体要求请参见表2。  | 
5  | 
时钟信号应当双面参考地,避免跨平面分割情况。 低速总线(如SFC/SPI、NCSI、LPC等)应尽量避免跨分割,如果无法避免穿过参考平面的分割区域,应该就近用电容“跨接”,用于桥接低速信号的回流路径。 关键信号如时钟信号走线距离其他信号要满足3w设计规则。  | 
6  | 
一驱多信号建议采用菊花链形式走线,靠近每个主从器件末端建议放串阻便于调整信号质量。 一驱一信号,SPI、LPC等超过1MHz的低速信号线尽量短,建议控制在4inch以内;控制走线长度差异,必须保证满足信号时序要求。  | 
7  | 
时钟信号、复位信号、中断信号等关键低速信号如果使用过孔换层,建议在过孔旁增加一个地孔。  | 
父主题: PCB设计规则